
Vishay新增側(cè)邊圖形SDWP基板 為提高定制薄膜基板設(shè)計(jì)靈活性與密度
發(fā)布時間:2015-03-10 責(zé)任編輯:susan
【導(dǎo)讀】2015 年 3 月10 日,Vishay Intertechnology Inc.宣布,為其定制薄膜基板新增SDWP基板,這是一種側(cè)邊圖形,能使得Vishay用小的線路寬度和間隔尺寸,在基板的最多4個表面上制造出導(dǎo)電圖形,可在國防、航天、醫(yī)療和電信設(shè)備里提高設(shè)計(jì)靈活性和密度,以實(shí)現(xiàn)小型化。
不像采用鍍層或填孔的傳統(tǒng)方法,Vishay Dale Resistors Electro-Films產(chǎn)品線使用能在側(cè)邊和上表面進(jìn)行芯片粘結(jié)或引線鍵合的SDWP基板。與引線鍵合相比,側(cè)邊圖形連接的電感更低,因此在高頻下工作得更好,使得這些器件非常適合機(jī)電或光電應(yīng)用里的定制電路,射頻應(yīng)用中的高頻電路,以及高比特率收發(fā)器(TOSA/ROSA)。薄膜器件適合芯片粘結(jié)或引線鍵合,線路寬度和間隔小于0.003英寸,公差低至±0.001英寸。
使用這種基板,設(shè)計(jì)者可以在芯片的上表面和下表面之間實(shí)現(xiàn)連續(xù)的導(dǎo)電圖形,把引線鍵合連到芯片側(cè)邊的印制線上,或用pin腳與芯片的側(cè)邊實(shí)現(xiàn)接觸。SDWP還能讓設(shè)計(jì)者把芯片安裝在基板上,在直立組裝中定位基板的位置,且引線鍵合放到變成基板“上表面”的地方,這樣就能與產(chǎn)品里的光纖、棱鏡和透鏡等光學(xué)元件實(shí)現(xiàn)更好的集成。
SDWP基板的鍍層厚度小于0.025英寸,最小線寬和間隔小于0.003英寸,線寬和間隔公差低至±0.001英寸。與厚膜方案相比,薄膜器件的導(dǎo)線寬度和間隔尺寸小2到3倍,并且尺寸公差更嚴(yán)?;迨褂昧硕喾N金屬材料,包括TiW/Au/Au鍍層、TiW/Au/Ni鍍層/Au鍍層,以及Cr/Cu/Cu鍍層/Ni鍍層/Au鍍層。

特別推薦
- 亦真科技XR奇遇!2025西部電博會開啟VR密室/恐怖解密探險之旅
- 攻克28G PAM4抖動難題!差分輸出VCXO如何重塑光通信時鐘架構(gòu)
- 低至0.0003%失真!現(xiàn)代正弦波發(fā)生器如何突破純度極限
- 蓉城再掀技術(shù)革命!第三十屆國際電子測試測量大會聚焦射頻前沿
- 9.9元搶500元超值觀展禮包!深圳智能工業(yè)展早鳥福利限時開搶
- 3μV噪聲極限!正弦波發(fā)生器電源噪聲凈化的七階降噪術(shù)
- 選對扼流圈,EMC不再難!關(guān)鍵參數(shù)深度解析
技術(shù)文章更多>>
- IOTE 2025深圳物聯(lián)網(wǎng)展:七大科技領(lǐng)域融合,重塑AIoT產(chǎn)業(yè)生態(tài)
- 中國半導(dǎo)體行業(yè)高質(zhì)量發(fā)展創(chuàng)新成果榜單發(fā)布
- 第八屆中國 IC 獨(dú)角獸榜單發(fā)布
- 選對扼流圈,EMC不再難!關(guān)鍵參數(shù)深度解析
- 3μV噪聲極限!正弦波發(fā)生器電源噪聲凈化的七階降噪術(shù)
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
DVI連接器
EEPROM
Element14
EMC
EMI
EMI濾波器
Energy Micro
EPB
ept
ESC
ESD
ESD保護(hù)
ESD保護(hù)器件
ESD器件
Eurotect
Exar
Fairhild
FFC連接器
Flash
FPC連接器
FPGA
Fujitsu
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監(jiān)控