你的位置:首頁 > 互連技術 > 正文

單片機上拉電阻、下拉電阻的詳解和選?。ǘ?/h2>

發(fā)布時間:2019-11-22 責任編輯:lina

【導讀】在上一篇文章“單片機上拉電阻、下拉電阻的詳解和選取(一)”中,我們介紹了上拉電阻、下拉電阻的作用和應用原則。在本文,我們將介紹上拉電阻、下拉電阻的阻值選擇原則。
 
單片機上拉電阻、下拉電阻的詳解和選取(二)

在上一篇文章“單片機上拉電阻、下拉電阻的詳解和選取(一)”中,我們介紹了上拉電阻、下拉電阻的作用和應用原則。在本文,我們將介紹上拉電阻、下拉電阻的阻值選擇原則。

四. 上拉電阻的阻值選擇原則

1、從節(jié)約功耗及芯片的灌電流能力考慮應當足夠大;電阻大、電流小。

2、從確保足夠的驅動電流考慮應當足夠??;電阻小,電流大。

3、對于高速電路,過大的上拉電阻可能是邊沿變平緩。

綜合考慮以上三點,通常在1k到10k之間選取。下拉電阻亦是如此。

對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要考慮以下幾個因素:
1、驅動能力與功耗的平衡。以上拉電阻為例,一般來說,上拉電阻越小,驅動能力越強,但功耗越大,設計時應注意兩者之間的均衡。

2、下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。

3、高低電平的設定。不同電路的高低電平的門限電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門限之下。

4、頻率特性。以上拉電阻為例,上拉電阻和開關管漏源極之間的電容和下級電路之間的輸入電容會形成“RC延遲”,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需求。

下拉電阻的設定原則和上拉電阻是一樣的。

OC門輸出高電平時是一個高阻態(tài),其上拉電流要由上拉電阻來提供,設輸入端每端口不大于100uA,設輸出口驅動電流約500uA,標準工作電壓是5V,輸入口的高低電平門限為0.8V(低于此值為低電平)、2V(高電平門限值)。

選上拉電阻時:500uAx8.4K= 4.2V,即選大于8.4K時,輸出端能下拉至0.8V以下,此為最小阻值,再小就拉不下來了。如果輸出口驅動電流較大,則阻值可減小,保證下拉時能低于0.8V即可。當輸出高電平時,忽略管子的漏電流,兩輸入口需200uA,200uA x15K=3V,即上拉電阻壓降為3V,輸出口可達到2V,此阻值為最大阻值,再大就拉不到2V了。選10K可用(最大壓降/最大電流、最小壓降/最小電流)。

COMS門的可參考74HC系列。設計時管子的漏電流不可忽略,IO口實際電流在不同電平下也是不同的,上述僅僅是原理,一句話概括為:“輸出高電平時要喂飽后面的輸入口,輸出低電平不要把輸出口喂撐了”,否則多余的電流喂給了級聯(lián)的輸入口,高于低電平門限值就不可靠了。

此外,還應注意以下幾點:
A、要看輸出口驅動的是什么器件,如果該器件需要高電壓的話,而輸出口的輸出電壓又不夠,就需要加上拉電阻。

B、如果有上拉電阻,那它的端口在默認值為高電平,你要控制它必須用低電平才能控制,如三態(tài)門電路三極管的集電極或二極管正極去控制,把上拉電阻的電流拉下來成為低電平。

C、尤其用在接口電路中,為了得到確定的電平,一般采用這種方法來保證正確的電路狀態(tài),以免發(fā)生意外。比如在電機控制中,逆變橋上下橋臂不能直通,如果它們都用同一個單片機來驅動,必須設置初始狀態(tài),防止直通。
電阻在選用時,選用經過計算后與標準值最相近的一個。

P0為什么要上拉電阻的原因包括:

1、P0口片內無上拉電阻。

2、P0為I/O口工作狀態(tài)時,上方FET被關斷,從而輸出腳浮空,因此P0用于輸出線時為開漏輸出。

3、由于片內無上拉電阻,上方FET又被關斷,P0輸出1時無法拉升端口電平。

P0是雙向口,其它P1、P2、P3是準雙向口。之所以稱為“準雙向口”是因為在讀外部數據時要先準備一下。單片機在讀準雙向口的端口時,先應給端口鎖存器賦1,目的是使FET關斷,不至于因片內FET導通使端口鉗制在低電平。上下拉一般選10k。
 
 
推薦閱讀:
單片機上拉電阻、下拉電阻的詳解和選?。ㄒ唬?/a>
【收藏】音頻放大器電路解析
2020上海國際生化儀器、實驗室及試劑耗材展覽會
如何選擇三極管和場效應管?看這篇就夠了
2020年最值得期待的LED展會,了解一下?
要采購開關么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉